恭喜珠海硅芯科技有限公司赵毅获国家专利权
买专利卖专利找龙图腾,真高效! 查专利查商标用IPTOP,全免费!专利年费监控用IP管家,真方便!
龙图腾网恭喜珠海硅芯科技有限公司申请的专利芯片可测试性设计程序代码生成装置及方法获国家发明授权专利权,本发明授权专利权由国家知识产权局授予,授权公告号为:CN119337786B 。
龙图腾网通过国家知识产权局官网在2025-05-02发布的发明授权授权公告中获悉:该发明授权的专利申请号/专利号为:202411885130.8,技术领域涉及:G06F30/327;该发明授权芯片可测试性设计程序代码生成装置及方法是由赵毅;符露;黄杰英;李少白;莫晓霖;陈钰文;胡坤梅设计研发完成,并于2024-12-20向国家知识产权局提交的专利申请。
本芯片可测试性设计程序代码生成装置及方法在说明书摘要公布了:本发明提供一种芯片可测试性设计程序代码生成装置及方法,该装置包括芯片设计文件处理模块,用于接收芯片设计文件;可测试性设计电路生成与标记模块,用于根据芯片的可测试性设计规则在芯片的电路中添加测试点和观察点;资源动态计算模块,用于根据展平化规则动态生成伪网表;虚拟器件建模模块,用于对虚拟器件进行建模,并记录生成伪网表时所生成的FPGA模型;仿真与可测试性设计协作优化模块,用于根据芯片设计文件的程序代码完成程度生成验证平台的仿真代码并进行仿真;设计数据共享模块,用于存储共享的芯片设计文件。本发明还提供上述装置实现的方法。本发明能够提高设计芯片测试电路的效率,提高芯片不同设计阶段工具的协同设计的灵活易用性。
本发明授权芯片可测试性设计程序代码生成装置及方法在权利要求书中公布了:1.芯片可测试性设计程序代码生成装置,其特征在于,包括:芯片设计文件处理模块,用于接收芯片设计文件,并对所述芯片设计文件进行解析,提取芯片的电路结构和逻辑信息;可测试性设计电路生成与标记模块,用于根据芯片的可测试性设计规则在芯片的电路中添加测试点和观察点,并对所述测试点和所述观察点进行标记;资源动态计算模块,用于根据展平化规则动态生成伪网表,所生成的所述伪网表包括针对芯片设计文件所提取的电路进行展平化后未进行优化的、应用关键字模板化的映射生成的FPGA模型;虚拟器件建模模块,用于针对未实现的IP电路、芯粒电路或未授权的IP电路进行模拟建模,并记录生成所述伪网表时所生成的FPGA模型;仿真与可测试性设计协作优化模块,用于根据芯片设计文件的程序代码完成程度生成验证平台的仿真代码并进行仿真,根据仿真结果反馈芯片设计文件存在的问题;设计数据共享模块,用于存储共享的所述芯片设计文件和数据;其中,芯片的结构是按照多颗N叉树的结构方式进行存储;该芯片可测试性设计程序代码生成装置实时更新芯片的N叉树结构,确保每个芯片设计文件中的各个模块及其内部元素都被正确表示。
如需购买、转让、实施、许可或投资类似专利技术,可联系本专利的申请人或专利权人珠海硅芯科技有限公司,其通讯地址为:519060 广东省珠海市香洲区卫康路199号香洲创港中心20栋12层1205-1室;或者联系龙图腾网官方客服,联系龙图腾网可拨打电话0551-65771310或微信搜索“龙图腾网”。
1、本报告根据公开、合法渠道获得相关数据和信息,力求客观、公正,但并不保证数据的最终完整性和准确性。
2、报告中的分析和结论仅反映本公司于发布本报告当日的职业理解,仅供参考使用,不能作为本公司承担任何法律责任的依据或者凭证。