首页 专利交易 科技果 科技人才 科技服务 商标交易 会员权益 IP管家助手 需求市场 关于龙图腾
 /  免费注册
到顶部 到底部
清空 搜索

【发明公布】基于FPGA的信号数据采集系统_桂林电子科技大学_202410302721.1 

申请/专利权人:桂林电子科技大学

申请日:2024-03-18

公开(公告)日:2024-06-18

公开(公告)号:CN118210427A

主分类号:G06F3/05

分类号:G06F3/05;H03M1/12

优先权:

专利状态码:在审-公开

法律状态:2024.06.18#公开

摘要:本申请公开了一种基于FPGA的信号数据采集系统,包括:模数转换模块,用于对模拟电信号进行模数转换输出多路数字信号,多路数字信号包括:n路串行差分数字信号、一路帧同步差分时钟信号和一路位同步差分时钟信号;转接模块,用于将多路数字信号提供给FPGA控制模块;FPGA控制模块,用于根据位同步差分时钟信号和帧同步差分时钟信号分别进行位同步和帧同步后,对n路串行差分数字信号进行解串,得到并存储每路串行差分数字信号对应的m位并行数据;数据传输模块,用于将m位并行数据传输给上位机。本申请的采集系统成本低,便于根据需求进行二次开发,可实现多通道数据的高速传输和信号采集,无需拼接,可实现数据采集的高度同步。

主权项:1.一种基于FPGA的信号数据采集系统,其特征在于,所述系统包括:模数转换模块、转接模块、FPGA控制模块和数据传输模块;所述模数转换模块,用于对接收到的模拟电信号进行模数转换,输出多路数字信号,其中,所述多路数字信号包括:n路串行差分数字信号、一路帧同步差分时钟信号和一路位同步差分时钟信号;所述转接模块,用于连接所述模数转换模块与FPGA控制模块,将所述多路数字信号提供给所述FPGA控制模块;所述FPGA控制模块,用于根据所述位同步差分时钟信号和帧同步差分时钟信号分别进行位同步和帧同步后,对所述n路串行差分数字信号进行解串,得到每路串行差分数字信号对应的m位并行数据,并对所述m位并行数据进行存储;所述数据传输模块,用于将所述m位并行数据传输给上位机。

全文数据:

权利要求:

百度查询: 桂林电子科技大学 基于FPGA的信号数据采集系统

免责声明
1、本报告根据公开、合法渠道获得相关数据和信息,力求客观、公正,但并不保证数据的最终完整性和准确性。
2、报告中的分析和结论仅反映本公司于发布本报告当日的职业理解,仅供参考使用,不能作为本公司承担任何法律责任的依据或者凭证。

相关技术
相关技术
相关技术
相关技术