首页 专利交易 科技果 科技人才 科技服务 国际服务 商标交易 会员权益 IP管家助手 需求市场 关于龙图腾
 /  免费注册
到顶部 到底部
清空 搜索

一种同时接入数字和模拟室内机的双模智能对讲系统 

买专利卖专利找龙图腾,真高效! 查专利查商标用IPTOP,全免费!专利年费监控用IP管家,真方便!

申请/专利权人:深圳市君和睿通科技股份有限公司

摘要:一种同时接入数字和模拟室内机的双模智能对讲系统,包括MCU单元、数模单元、电源单元、网络接口单元、麦克风单元以及扬声器单元,数模单元将接入的数字室内机的数字信号和模拟室内机的模拟信号传送至MCU单元;MCU单元通过处理器内置的数模转换器和乘法器,将接收到的模拟室内机的模拟信号转换为数字信号,与接收到的数字室内机的数字信号进行通话模式切换,通过麦克风单元和扬声器单元实现数字室内机和模拟室内机对讲。

主权项:1.一种同时接入数字和模拟室内机的双模智能对讲系统,其特征在于,包括MCU单元、数模单元、电源单元、网络接口单元、麦克风单元、扬声器单元以及存储单元;所述MCU单元分别与所述数模单元、所述电源单元、所述网络接口单元、所述麦克风单元、所述扬声器单元以及所述存储单元电性相连,所述电源单元还分别与所述数模单元、所述网络接口单元、所述麦克风单元、所述扬声器单元以及所述存储单元电性相连,所述数模单元还分别接入数字室内机和模拟室内机;所述电源单元用于为所述MCU单元、所述数模单元、所述网络接口单元、所述麦克风单元、所述扬声器单元以及所述存储单元提供工作电源,所述网络接口单元用于所述MCU单元通过以太网与外部设备进行数据交换,所述存储单元用于存储所述MCU单元的处理数据;所述数模单元用于将接入的所述数字室内机的数字信号和所述模拟室内机的模拟信号传送至所述MCU单元;所述MCU单元通过处理器内置的数模转换器和乘法器,将接收到的所述模拟室内机的模拟信号转换为数字信号,与接收到的所述数字室内机的数字信号进行通话模式切换,通过所述麦克风单元和所述扬声器单元实现所述数字室内机和所述模拟室内机对讲;所述MCU单元包括处理器U5,电容C51、C52、C53,电阻R19、R20、R22、R23、R24、R25、R26、R27、R31、R32;所述处理器U5的引脚2连接所述电阻R31的一端,所述电阻R31的另一端分别连接端子PA-SHDN和所述电阻R32的一端,所述端子PA-SHDN用于功放控制,所述电阻R32的另一端连接端子OUT_MCU_PA-SHDN,所述处理器U5的引脚16连接模拟地,所述处理器U5的引脚48、引脚44、引脚41、引脚38、引脚35以及引脚32相连后接地,所述处理器U5的引脚58、引脚59以及引脚60相连后接电源5V,所述处理器U5的引脚61和引脚62相连后接地,所述处理器U5的引脚63分别连接所述电容C53的一端和端子,所述电容C53的另一端接地,所述处理器U5的引脚76分别连接所述电容C51的一端和所述电容C52的一端,所述电容C51的另一端和所述电容C52的另一端相连后接地,所述处理器U5的引脚92和引脚93相连后接地,所述处理器U5的引脚94接电源1.8V,所述处理器U5的引脚95和引脚96相连后接端子,所述处理器U5的引脚97连接所述电阻R22的一端,所述电阻R22的另一端分别接IO口GPIO4和所述电阻R26的一端,所述电阻R26的另一端接端子OUT_MCU_GP4,所述处理器U5的引脚98连接所述电阻R23的一端,所述电阻R23的另一端分别接IO口GPIO5和所述电阻R27的一端,所述电阻R27的另一端接端子OUT_MCU_GP5,所述处理器U5的引脚100连接所述电阻R20的一端,所述电阻R20的另一端分别接IO口GPIO3和所述电阻R25的一端,所述电阻R25的另一端接端子OUT_MCU_GP3,所述处理器U5的引脚102连接所述电阻R19的一端,所述电阻R19的另一端分别接IO口GPIO2和所述电阻R24的一端,所述电阻R24的另一端接端子OUT_MCU_GP2;所述处理器U5的引脚119连接端子UART3-TX,用于串口数据发送;所述处理器U5的引脚118连接端子UART3-RX,用于串口数据接收;所述处理器U5的引脚77连接端子BT-UART-RX,用于蓝牙串口数据接收;所述处理器U5的引脚67连接端子BT-UART-TX,用于蓝牙串口数据发送;所述处理器U5的引脚57连接端子MDIO,为以太网管理接口;所述处理器U5的引脚56连接端子MDC,为以太网数据传输接口;所述处理器U5的引脚52连接端子RXD0,为数据接收信号线;所述处理器U5的引脚53连接端子RXD1,为数据接收信号线;所述处理器U5的引脚54连接端子REFCLKO,为以太网时钟信号线;所述处理器U5的引脚50连接端子RXER,为接收数据错误提示信号线;所述处理器U5的引脚55连接端子TXEN,为数据传输使能信号线;所述处理器U5的引脚48连接端子TXD0,为数据发送信号线;所述处理器U5的引脚49连接端子TXD1,为数据发送信号线;所述处理器U5的引脚51连接端子CRS-DV,为以太网控制信号接口;所述处理器U5的引脚1连接端子LAN_RESET,用于连接以太网复位按钮;所述处理器U5的引脚96和引脚95相连后接端子DCDC1,用于传输DC信号;所述处理器U5的引脚24连接端子SPKP,为音频正差分输出端;所述处理器U5的引脚25连接端子SPKN,为音频负差分输出端;所述处理器U5的引脚19连接端子HPOUTR,为右耳机接口;所述处理器U5的引脚20连接端子HPOUTL,为左耳机接口;所述处理器U5的引脚7连接端子TWI1-SDA,为TWI接口的串行数据线;所述处理器U5的引脚8连接端子TWI1-SCK,为TWI接口的同步时钟线;所述处理器U5的引脚22连接端子LINEIN_P,用于连接声卡插口;所述处理器U5的引脚23连接端子LINEIN_N,用于连接声卡插口;所述处理器U5的引脚112、引脚111、引脚109以及引脚107分别连接端子SDC0-D0、端子SDC0-D1、端子SDC0-D2以及端子SDC0-D3,用于存储卡的数据读写;所述处理器U5的引脚113连接端子SDC0-CLK,用于存储卡的时钟控制;所述处理器U5的引脚110连接端子SDC0-CMD,用于存储卡的读写控制;所述处理器U5的引脚108连接端子SDC0-DET,用于存储卡的检测;所述数模单元包括单刀双掷模拟开关U15、U16、U17,数字信号接入器J1208,数字信号传输器J11,电容C141、C143、C142、C144、C145、C146、C319、C149、C150、C151、C152、C318,电阻R159、R160、R161、R369、R370、R164、R367、R368、R165、R166、R168、R170、R337、R336、R167、R169、R171;所述数模单元包括单刀双掷模拟开关U15、U16、U17用于将所述模拟室内机的模拟信号传送至所述MCU单元,所述数字信号接入器J1208和所述数字信号传输器J11用于将所述数字室内机的数字信号传送至所述MCU单元;所述单刀双掷模拟开关U15的引脚1接输出信号端LINE_OUT,所述单刀双掷模拟开关U15的引脚2接地,所述单刀双掷模拟开关U15的引脚3接输出信号端LINE_IN_T,所述单刀双掷模拟开关U15的引脚4分别连接所述电容C141的一端和所述电阻R159的一端,所述电容C141的另一端和所述电阻R159的另一端相连后接地,所述单刀双掷模拟开关U15的引脚5分别连接所述电容C143的一端和电源3.3V,所述电容C143的另一端接地,所述单刀双掷模拟开关U15的引脚6连接所述IO口GPIO2;所述单刀双掷模拟开关U16的引脚1接输出信号端LINE_IN_L,所述单刀双掷模拟开关U16的引脚2接地,所述单刀双掷模拟开关U16的引脚3接输出信号端MIC_OUT,所述单刀双掷模拟开关U16的引脚4分别连接所述电容C144的一端和所述电阻R160的一端,所述电容C144的另一端和所述电阻R160的另一端相连后接地,所述单刀双掷模拟开关U16的引脚5分别连接所述电容C142的一端和电源3.3V,所述电容C142的另一端接地,所述单刀双掷模拟开关U16的引脚6连接所述IO口GPIO3;所述单刀双掷模拟开关U17的引脚1接输出信号端LINE_OUT,所述单刀双掷模拟开关U17的引脚2接地,所述单刀双掷模拟开关U17的引脚3接输出信号端MIC_OUT_T,所述单刀双掷模拟开关U17的引脚4分别连接所述电容C146的一端和所述电阻R161的一端,所述电容C146的另一端和所述电阻R161的另一端相连后接地,所述单刀双掷模拟开关U17的引脚5分别连接所述电容C145的一端和电源3.3V,所述电容C145的另一端接地,所述单刀双掷模拟开关U17的引脚6连接所述IO口GPIO4;所述数字信号接入器J1208的引脚1接端子MIC_IN,所述数字信号接入器J1208的引脚13和引脚2相连后接模拟地,所述数字信号接入器J1208的引脚5接地,所述数字信号接入器J1208的引脚6接电源5.2V,所述数字信号接入器J1208的引脚9连接所述电容C319的一端,所述电容C319的另一端接地,所述数字信号接入器J1208的引脚10连接所述电阻R370的一端,所述电阻R370的另一端连接所述数字信号传输器J11的引脚10,所述数字信号接入器J1208的引脚14连接所述电阻R369的一端,所述电阻R369的另一端连接所述数字信号传输器J11的引脚8,所述数字信号传输器J11的引脚1分别连接所述电容C150的一端和所述电阻R164的一端,所述电容C150的另一端接地,所述电容C150的一端还连接所述电容C149的一端,所述电容C149的另一端接地,所述电阻R164的另一端接电源12V,所述数字信号传输器J11的引脚2分别连接所述电阻R336的一端、所述电阻R165的一端以及所述电阻R166的一端,所述数字信号传输器J11的引脚3分别连接所述电阻R337的一端、所述电阻R168的一端以及所述电阻R170的一端,所述电阻R337的另一端与所述电阻R336的另一端相连后接地,所述电阻R165的另一端连接所述端子UART3-TX,所述电阻R166的另一端连接所述端子BT-UART-RX,所述电阻R168的另一端连接所述端子BT-UART-TX,所述电阻R170的另一端连接所述端子UART3-RX,所述数字信号传输器J11的引脚4分别连接所述电阻R169的一端、所述电阻R167的一端以及所述电容C151的一端,所述电阻R167的一端还连接所述电阻R171的一端,所述电阻R171的另一端与所述电容C151的另一端相连后接地,所述电阻R169的另一端连接所述IO口GPIO5,所述电阻R167的另一端连接端子OUT_AD_RST,所述数字信号传输器J11的引脚6连接端子CVBSOUT,所述数字信号传输器J11的引脚5、引脚7、引脚9、引脚11以及引脚12相连后接地,所述数字信号传输器J11的引脚8还分别连接所述电容C318的一端和所述电阻R367的一端,所述电容C318的另一端接地,所述电阻R367的另一端接端子SPK_OUT,所述数字信号传输器J11的引脚10还分别连接所述电容C152的一端和所述电阻R368的一端,所述电容C152的另一端接地,所述电阻R368的另一端连接所述端子MIC_IN;所述电源单元包括单片同步整流降压稳压器U1和U2,正向低压降稳压器U3,插座J1,整流器F1,共模电感L1,电感器L2和L3,MOS管Q1和Q2,三极管Q3和Q4,极性电容C9、C11、C13、C33,发光二极管D5,二极管D1、D2、D3、D4、D6,电容C1、C2、C3、C4、C5、C6、C7、C10、C8、C12、C22、C23、C24、C14、C16、C15、C17、C18、C19、C20、C21、C39、C40、C41、C25、C27、C26、C28、C29、C30、C31、C32、C34、C35、C36、C37、C38,电阻R1、R7、R8、R4、R3、R5、R2、R6、R10、R12、R11、R13、R14、R17、R15、R18、R16;所述插座J1的引脚1和引脚4相连后接端子,所述插座J1的引脚2和引脚相连后分别接端子、输入电源12V、所述电容C2的一端,所述电容C2的一端还分别连接所述电容C3的一端和整流器F1的引脚1,所述插座的引脚4还分别连接所述电容C2的另一端和所述电容C3的另一端,所述整流器F1的引脚2分别连接所述电容C4的一端和所述电容C5的一端,所述电容C5的一端还连接所述共模电感L1的引脚1,所述电容C3的另一端还分别连接所述电容C4的另一端和所述电容C5的另一端,所述电容C5的另一端还连接所述共模电感的引脚2,所述共模电感的引脚3分别连接所述电容C6的一端和所述电容C7的一端,所述共模电感L1的引脚4连接所述电容C6的另一端,所述电容C7的另一端与所述电容C6的另一端相连后接地,所述电容C7的一端还连接所述二极管D1的正极,所述二极管D1的负极分别连接所述极性电容C9的正极和所述电容C10的一端,所述极性电容C9的负极接地,所述电容C10的另一端接地,所述电容C10的一端还分别连接所述极性电容C11的正极和所述电阻R1的一端,所述极性电容C11的负极接地,所述电阻R1的一端还分别连接所述MOS管Q1的漏极、所述MOS管Q2的漏极、所述电阻R3的一端、所述电容C8的一端以及所述电阻R4的一端,所述电阻R1的另一端连接所述二极管D3的负极,所述二极管D3的正极分别连接所述电阻R8的一端和所述电阻R7的一端,所述电阻R7的另一端接地,所述电阻R8的另一端连接所述三极管Q4的基极,所述三极管Q4的发射极接地,所述三极管Q4的集电极分别连接所述电阻R4的另一端和所述三极管Q3的基极,所述三极管Q3的发射极接地,所述三极管Q3的集电极连接所述电阻R5的一端,所述电容C8的另一端和所述电阻R3的另一端相连后接所述MOS管Q2的栅极,所述电容C8的另一端和所述电阻R3的另一端相连的连接点与所述电阻R5的另一端相连后接所述MOS管Q1的栅极,所述MOS管Q1的源极分别连接所述电容C1的一端、所述单片同步整流降压稳压器的引脚2以及所述电容C22的一端,所述电容C1的另一端和所述电容C22的另一端分别接地,所述MOS管Q2的源极分别连接电源12V和所述电容C12的一端,所述电容C12的另一端接地,所述电容C12的一端还分别连接所述极性电容C13的正极和所述电阻R2的一端,所述极性电容C13的负极接地,所述电阻R2的另一端分别连接所述二极管D2的正极和所述电阻R6的一端,所述电阻R6的另一端接地,所述二极管D2的负极分别连接所述正向低压降稳压器U3的引脚2和所述电容C37的一端,所述电容C37的一端还连接所述电容C38的一端,所述电容C37的另一端和所述电容C38的另一端相连后接地,所述正向低压降稳压器U3的引脚2还与引脚4相连后接所述电容C36的一端,所述电容C36的另一端接地,所述正向低压降稳压器U3的引脚3分别连接所述电容C35的一端和所述电容C34的一端,所述电容C34的一端还连接所述电容C32的一端,所述电容C34的另一端和所述电容C35的另一端分别接地,所述单片同步整流降压稳压器U2的引脚1连接所述电容C25的一端,所述单片同步整流降压稳压器U2的引脚3分别连接所述电容C25的另一端和所述二极管D6的正极,所述二极管D6的负极接地,所述单片同步整流降压稳压器U2的引脚3分别连接所述电容C25的另一端相连后连接所述电感器L3的一端,所述电感器L3的另一端与所述电阻R15的一端、所述电容C26的一端、所述电容C28的一端、所述电容C29的一端、所述电容C30的一端、所述电容C31的一端、所述电容C32的一端、所述电阻R16的一端以及所述极性电容C33的正极相连,所述单片同步整流降压稳压器U2的引脚5与所述电阻R15的另一端和所述电容C26的另一端相连后接所述电阻R18的一端,所述电阻R18的另一端接地,所述电容R28的另一端和所述电容R29的另一端相连后接地,所述电容C30的另一端、所述电容C31的另一端、所述电容C32的另一端、所述发光二极管D5的负极、所述极性电容C33的负极分别接地,所述电阻R16的另一端连接所述发光二极管D5的正极,所述单片同步整流降压稳压器U2的引脚6连接所述电容C27的一端,所述电容C27的另一端连接所述电阻R17的一端,所述电阻R17的另一端接地,所述单片同步整流降压稳压器U2的引脚4和引脚9分别接地,所述单片同步整流降压稳压器U2的引脚8连接所述电容C41的一端,所述电容C41的另一端接地,所述单片同步整流降压稳压器U2的引脚7连接所述电阻R14的一端,所述电阻R14的另一端分别连接所述单片同步整流降压稳压器U2的引脚2和所述电容C40的一端,所述电容C40的另一端接地,所述电阻R14的另一端还分别连接电源12V和所述电容C39的一端,所述电容C39的另一端接地,所述单片同步整流降压稳压器U1的引脚2分别连接所述电阻R10的一端和所述电容C22的一端,所述单片同步整流降压稳压器U1的引脚7连接所述电阻R10的另一端,所述电阻R10的一端还连接所述电容C23的一端,所述电容C23的另一端接地,所述单片同步整流降压稳压器U1的引脚8连接所述电容C24的一端,所述电容C24的另一端接地,所述单片同步整流降压稳压器U1的引脚6连接所述电容C16的一端,所述电容C16的另一端连接所述电阻R12的一端,所述电阻R12的另一端接地,所述单片同步整流降压稳压器U1的引脚1连接所述电容C14的一端,所述电容C14的另一端与所述单片同步整流降压稳压器U1的引脚3相连后连接所述电感器L2的一端,所述单片同步整流降压稳压器U1的引脚3还连接所述二极管D4的负极,所述二极管D4的正极接地,所述电感器L2的另一端与所述电阻R11的一端、所述电容C15的一端、所述电容C17的一端、所述电容C18的一端、所述电容C19的一端、所述电容C20的一端以及所述电容C21的一端相连,所述单片同步整流降压稳压器U1的引脚5分别连接所述电阻R11的另一端、所述电容C15的另一端、所述电阻R13的一端,所述电阻R13的另一端接地,所述电容C17的另一端和所述电容C18的另一端相连后接地,所述电容C19的另一端、所述电容C20的另一端、所述电容C21的另一端分别接地,所述电容C21的一端还接电源5.1V;所述网络接口单元包括以太网PHY层芯片U10,以太网变压器T1,晶振Y2,电容C113、C114、C115、C120、C122、C121、C123、C124,发光二极管D7和D8,电阻R103、R104、R105、R107、R108、R109、R110、R111、R112、R113、R114、R115;所述以太网PHY层芯片U10的引脚1和引脚19相连后分别连接所述以太网变压器T1的引脚2、引脚7以及所述电容C120的一端,所述电容C120的另一端接地,所述以太网PHY层芯片U10的引脚6分别连接端子VDDC-ETH和所述电容C114的一端,所述电容C114的一端还连接所述电容C115的一端,所述电容C114的另一端和所述电容C115的另一端相连后接地,所述以太网PHY层芯片U10的引脚9分别连接端子VCC-ETH和所述电容C113的一端,所述电容C113的另一端接地,所述电容C113的一端还连接所述电阻R103的一端,所述以太网PHY层芯片U10的引脚12分别连接所述电阻R103的另一端和所述端子MDIO,所述以太网PHY层芯片U10的引脚13连接所述端子MDC,所述以太网PHY层芯片U10的引脚8连接所述电阻R104的一端,所述电阻R104的另一端连接所述端子RXD0,所述以太网PHY层芯片U10的引脚7连接所述电阻R105的一端,所述电阻R105的另一端连接所述端子RXD1,所述以太网PHY层芯片U10的引脚14连接所述电阻R107的一端,所述电阻R107的另一端连接所述端子REFCLKO,所述以太网PHY层芯片U10的引脚10连接所述端子RXER,所述以太网PHY层芯片U10的引脚16连接所述端子TXEN,所述以太网PHY层芯片U10的引脚17连接所述电阻R108的一端,所述电阻R108的另一端连接所述端子TXD0,所述以太网PHY层芯片U10的引脚18连接所述电阻R109的一端,所述电阻R109的另一端连接所述端子TXD1,所述以太网PHY层芯片U10的引脚11连接所述端子CRS-DV,所述以太网PHY层芯片U10的引脚15分别连接所述电阻R112的一端和所述电容C124的一端,所述电阻R112的另一端连接所述端子VCC-ETH,所述电容C124的另一端接地,所述电阻R112的一端与所述电容C124的一端的连接点连接所述电阻R113的一端,所述电阻R113的另一端连接所述端子LAN_RESET,所述以太网PHY层芯片U10的引脚5分别连接所述晶振Y2的引脚1,所述以太网PHY层芯片U10的引脚4分别连接所述晶振Y2的引脚3和所述电容C123的一端,所述电容C121的另一端与所述电容C123的另一端相连后接地,所述晶振Y2的引脚2接地,所述以太网PHY层芯片U10的引脚25接地,所述以太网PHY层芯片U10的引脚24连接所述电阻R116的一端,所述以太网PHY层芯片U10的引脚2分别连接所述电阻R117的一端和所述电阻R115的一端,所述电阻R116的另一端和所述电阻R117的另一端相连后接地,所述电阻R115的另一端连接所述发光二极管D8的正极,所述以太网PHY层芯片U10的引脚3连接所述电阻R114的一端,所述电阻R114的另一端连接所述发光二极管D7的正极,所述发光二极管D7的负极和所述发光二极管D8的负极相连后接地,所述以太网PHY层芯片U10的引脚21连接所述以太网变压器T1的引脚1,所述以太网PHY层芯片U10的引脚20连接所述以太网变压器T1的引脚3,所述以太网PHY层芯片U10的引脚23连接所述以太网变压器T1的引脚6,所述以太网PHY层芯片U10的引脚22连接所述以太网变压器T1的引脚8,所述以太网变压器T1的引脚16连接数据发送线PHY-TXP,所述以太网变压器T1的引脚14连接数据发送线PHY-TXN,所述以太网变压器T1的引脚11连接数据接收线PHY-RXP,所述以太网变压器T1的引脚9连接数据接收线PHY-RXN,所述以太网变压器T1的引脚15连接所述电阻R111的一端,所述以太网变压器T1的引脚10连接所述电阻R110的一端,所述电阻R110的另一端和所述电阻R111的另一端相连后连接所述电容C122的一端,所述电容C122的另一端接地。

全文数据:

权利要求:

百度查询: 深圳市君和睿通科技股份有限公司 一种同时接入数字和模拟室内机的双模智能对讲系统

免责声明
1、本报告根据公开、合法渠道获得相关数据和信息,力求客观、公正,但并不保证数据的最终完整性和准确性。
2、报告中的分析和结论仅反映本公司于发布本报告当日的职业理解,仅供参考使用,不能作为本公司承担任何法律责任的依据或者凭证。

相关技术
相关技术
相关技术
相关技术