买专利卖专利找龙图腾,真高效! 查专利查商标用IPTOP,全免费!专利年费监控用IP管家,真方便!
申请/专利权人:深圳市紫光同创电子有限公司
摘要:一种时钟展频电路及时钟展频方法,时钟展频电路包括依次连接的数据计算单元、一阶积分器、累加器、译码器和插值器,其中:数据计算单元用于产生第一累加数据;一阶积分器用于对第一累加数据进行整形,得到第一整形数据;累加器用于对第一整形数据进行累加,得到第二累加数据;译码器用于对第二累加数据进行译码,得到译码结果;插值器用于根据译码结果对发送端时钟的相位进行插值。本发明提供的时钟展频电路,通过将累加器和译码器的时钟与数据计算单元的时钟区分开,减少累加器所需位数,加快累加器和译码器的时钟频率,有效解决了现有高速数据发送过程中展频电路存在的内部时序难以收敛的问题。
主权项:1.一种时钟展频电路,其特征在于,包括依次连接的数据计算单元、一阶积分器、累加器、译码器和插值器,其中:数据计算单元,用于产生每个展频调制周期需要的第一累加数据;一阶积分器,用于对所述数据计算单元产生的第一累加数据进行整形,得到第一整形数据,并将所述第一整形数据输出给累加器;累加器,用于在所述累加器和译码器工作的模拟时钟周期内对所述第一整形数据进行累加,得到第二累加数据,并将所述第二累加数据输出给译码器进行译码;译码器,用于在所述累加器和所述译码器工作的模拟时钟周期内对所述第二累加数据进行译码,得到译码结果,并将所述译码结果传输给插值器;插值器,用于根据所述译码器传来的所述译码结果对发送端时钟的相位进行插值;所述第一累加数据由以下公式得出: 其中,n为所述第一累加数据,ppm为展频范围、T_clkd为一阶积分器工作的数字时钟频率、T_clka为累加器和译码器工作的模拟时钟频率、T_mod为展频调制频率、T_clk为发送端时钟频率,所述发送端时钟频率大于1GHz,所述累加器和译码器工作的模拟时钟频率与所述一阶积分器工作的数字时钟频率均为所述发送端时钟频率的N分频,N为整数。
全文数据:
权利要求:
百度查询: 深圳市紫光同创电子有限公司 一种时钟展频电路及时钟展频方法
免责声明
1、本报告根据公开、合法渠道获得相关数据和信息,力求客观、公正,但并不保证数据的最终完整性和准确性。
2、报告中的分析和结论仅反映本公司于发布本报告当日的职业理解,仅供参考使用,不能作为本公司承担任何法律责任的依据或者凭证。