Document
拖动滑块完成拼图
首页 专利交易 科技果 科技人才 科技服务 国际服务 商标交易 会员权益 IP管家助手 需求市场 关于龙图腾
 /  免费注册
到顶部 到底部
清空 搜索

一种基于AXI总线的Interlaken接口转换方法及桥接系统 

买专利卖专利找龙图腾,真高效! 查专利查商标用IPTOP,全免费!专利年费监控用IP管家,真方便!

申请/专利权人:武汉凌久微电子有限公司

摘要:本发明适用于片上总线数据交换网络技术领域,提供一种基于AXI总线的Interlaken接口转换方法,包括发送方向和接收方向的数据转换方法,同时也设计了一种桥接系统,可应用到设计AXI总线到Interlaken接口的连接模块、片上网络和总线系统等高速带宽传输装置中。本发明利用Interlaken接口传输带宽高、端口数目灵活性和易用性的特点,使用Interlaken总线作为NoC主路由的传输总线,通过数据流传输的方式实现AXI总线与Interlaken接口之间帧数据的低延时转换,解决现有AI芯片的NoC主路由传输带宽不足问题。

主权项:1.一种基于AXI总线的Interlaken接口转换方法,其特征在于,所述转换方法包括发送方向的由AXI总线到interlaken接口的数据转换方法,所述数据转换方法的过程如下:步骤S11、将两组来自于AXI总线接口的各通道数据进行数据封装和压缩;步骤S12、对数据流的输入输出进行流速控制以及FIFO缓存处理;步骤S13、从缓存中读取数据流,转换成Interlaken接口的数据帧格式并进行数据发送;其中AXI总线接口有两组,每组均分为主接口AXImasterIF和从接口AXIslaveIF,每个接口均有5个通道,分别为写地址writeaddress、写数据writedata、写响应writeresponse、读地址readaddress和读数据readdata,主接口上5个通道的数据分别记为aw_m、w_m、b_m、ar_m、r_m,从接口上5个通道的数据分别记为aw_s、w_s、b_s、ar_s、r_s;步骤S11中,将每组主接口和从接口上的aw_s、w_s、r_m、ar_s、b_m通道数据合并为一组,各通道数据并行封装成有效信号和串行数据信号,然后对两组AXI总线接口各通道封装后的数据合并进一步压缩到12bit的有效信号和1524bit的串行数据信号中,整合成1536bit的有效数据信号,然后分成12组128bit有效数据,每组有效数据增加数据有效信号1bit、位宽有效信号4bit、数据开始有效信号1bit、数据结束有效信号1bit,进而截断成12组135bit数据;步骤S12中,对压缩后的12组135bit数据进行输入输出的流速控制,根据数据有效信号的有效个数缓存到FIFO缓存中,当FIFO缓存未满且存储有足够有效数据,则可进行后续数据传输;步骤S13中,从FIFO缓存中每次读取2组135bit的数据,按照Interlaken接口发射信号要求调整成Interlaken接口的数据帧格式发送出去。

全文数据:

权利要求:

百度查询: 武汉凌久微电子有限公司 一种基于AXI总线的Interlaken接口转换方法及桥接系统

免责声明
1、本报告根据公开、合法渠道获得相关数据和信息,力求客观、公正,但并不保证数据的最终完整性和准确性。
2、报告中的分析和结论仅反映本公司于发布本报告当日的职业理解,仅供参考使用,不能作为本公司承担任何法律责任的依据或者凭证。