买专利卖专利找龙图腾,真高效! 查专利查商标用IPTOP,全免费!专利年费监控用IP管家,真方便!
申请/专利权人:华侨大学
摘要:一种用于摄像头对焦的图像清晰度提取电路,通过每帧图像行像素差分绝对值的次大值和最大值提取同一图像对焦时的清晰度情况,并根据得到的清晰度变化情况寻找摄像头最佳的对焦位置,包括区间选择控制和时钟信号发生器、差分绝对值电路、次大值提取电路以及最大值提取电路,所述区间选择控制和时钟信号发生器根据图像传感器输入的像素时钟PCLK、行参考HREF、行同步HSYNC、场同步VSYNC信号产生其他模块所需信号实现对其运行进行控制,其控制信号包括数据有效VALID、行计数使能HCNTEN、像素计数使能PCNTEN、帧时钟使能VEN、行时钟使能HEN、数字差分绝对值电路的时钟信号CLKA、次大值提取电路和最大值提取电路的时钟信号CLKB和复位信号RESETB。
主权项:1.一种用于摄像头对焦的图像清晰度提取电路,其特征在于:包括区间选择控制和时钟信号发生器、最大值输入寄存器、差分绝对值电路、次大值提取电路以及最大值提取电路;所述区间选择控制和时钟信号发生器根据图像传感器输入的像素时钟PCLK、行参考HREF、行同步HSYNC、场同步VSYNC信号产生其他模块所需信号实现对其运行进行控制,其控制信号包括数据有效VALID、行计数使能HCNTEN、像素计数使能PCNTEN、帧时钟使能VEN、行时钟使能HEN、数字差分绝对值电路的时钟信号CLKA、次大值提取电路和最大值提取电路的时钟信号CLKB和复位信号RESETB;所述区间选择控制和时钟信号发生器包括像素计数器、行计数器以及相应的设置寄存器和比较逻辑电路来产生帧时钟使能VEN、行时钟使能HEN、次大值提取电路和最大值提取电路的时钟信号CLKB和复位信号RESETB;所述差分绝对值电路包括n位输入寄存器、n位延迟寄存器、n位非门、n位加法器以及n位同或门组成,其运行时钟信号CLKA由PCLK与HREF相与后得到,所述n位输入寄存器的信号输入到所述n位延迟寄存器实现一个时钟周期的延迟,所述n位延迟寄存器的输出信号逐位取反后与n位输入寄存器的输出信号作为n位加法器的输入,所述n位加法器的最高位进位输出CMSBa反馈回其最低进位输入,CMSBa作为n位同或门的一个共同输入,而n位加法器的输出信号为n位同或门另一个输入,同或门输出即为差分绝对值;所述次大值提取电路,包括m位次大值输入寄存器A、m位次大值输出寄存器B、m位非门、m位加法器C,所述次大值输入寄存器的时钟信号为CLKB即每次CLKB上升沿到来时锁存来差分绝对值电路的输出信号,所述次大值输入寄存器的输出A连接到次大值输出寄存器的输入,所述次大值输出寄存器的信号B逐位取反后与次大值输入寄存器的信号相加,所述加法器C的最高位进位输出CMSBb作为次大值输出寄存器的时钟信号,当次大值输入大于原有的次大值输出寄存器中的数值时CMSBb将由0变为1,驱动次大值输出寄存器更新为次大值输入寄存器数值A,更新后,次大值输出寄存器的数值与其输入寄存器的数值相等,再经过取反相加后加法器的最高位进位输出CMSBb恢复为0,次大值输出寄存器的信号输出到最大值提取电路与最大值比较;所述最大值提取电路,包括m位最大值输出寄存器、m位非门、m位加法器,所述最大值输入寄存器的时钟信号为CLKB,即每次CLKB上升沿到来时锁存来自次大值的输出信号,所述最大值输入寄存器的输出连接到最大值输出寄存器的输入,所述最大值输出寄存器的信号逐位取反后与最大值输入寄存器的信号相加,所述加法器的最高位进位输出CMSBc作为最大值输出寄存器的时钟信号,当最大值输入大于原有的次大值输出寄存器中的数值时CMSBc将由0变为1,驱动最大值输出寄存器更新为最大值输入寄存器的数值A,所述最大值输出寄存器的数值与其输入寄存器的数值相等,所以,再次取反相加后加法器的最高位进位输出CMSBb恢复为0。
全文数据:
权利要求:
百度查询: 华侨大学 一种用于摄像头对焦的图像清晰度提取电路
免责声明
1、本报告根据公开、合法渠道获得相关数据和信息,力求客观、公正,但并不保证数据的最终完整性和准确性。
2、报告中的分析和结论仅反映本公司于发布本报告当日的职业理解,仅供参考使用,不能作为本公司承担任何法律责任的依据或者凭证。