Document
拖动滑块完成拼图
个人中心

预订订单
服务订单
发布专利 发布成果 人才入驻 发布商标 发布需求

在线咨询

联系我们

龙图腾公众号
首页 专利交易 科技果 科技人才 科技服务 国际服务 商标交易 会员权益 IP管家助手 需求市场 关于龙图腾
 /  免费注册
到顶部 到底部
清空 搜索
当前位置 : 首页 > 专利喜报 > 恭喜福建江夏学院黄淑燕获国家专利权

恭喜福建江夏学院黄淑燕获国家专利权

买专利卖专利找龙图腾,真高效! 查专利查商标用IPTOP,全免费!专利年费监控用IP管家,真方便!

龙图腾网恭喜福建江夏学院申请的专利实现电源监控高效低功耗的电路及工作方法获国家发明授权专利权,本发明授权专利权由国家知识产权局授予,授权公告号为:CN112311383B

龙图腾网通过国家知识产权局官网在2025-03-11发布的发明授权授权公告中获悉:该发明授权的专利申请号/专利号为:202011506283.9,技术领域涉及:H03K19/0175;该发明授权实现电源监控高效低功耗的电路及工作方法是由黄淑燕;黄幼萍;张昊;张禹;陈冬英;陈小钢;胡晓华;黄敏设计研发完成,并于2020-12-18向国家知识产权局提交的专利申请。

实现电源监控高效低功耗的电路及工作方法在说明书摘要公布了:本发明提出一种实现电源监控高效低功耗的电路及工作方法,分压电路、基准电压源、比较器、高速上电检测电路、或非门、时钟产生及关断电路、延时模块和输出驱动模块。分压电路用于产生与输入电压成一定比例的复位阈值电压;基准电压源用于产生与电源电压和温度无关的基准电压;比较器用于将分压后的电压与基准电压进行对比;高速上电检测电路用于产生具有抗干扰能力的电源监控电路的片内复位信号;时钟产生及关断电路用于产生延时单元的时钟信号,以及关断时钟产生电路;延时模块用于计时。其引入了高速上电检测电路,避免了因比较器翻转不及或是电源毛刺干扰所引起的复位失效问题,同时引入时钟关断电路,有效地降低了功耗。

本发明授权实现电源监控高效低功耗的电路及工作方法在权利要求书中公布了:1.一种实现电源监控高效低功耗的电路,其特征在于,包括:分压电路、基准电压源、比较器、高速上电检测电路、或非门、时钟产生及关断电路、延时模块和输出驱动模块;所述分压电路由串联电阻组成,一端接电源,另一端接地,公共端VDIV接比较器的“+”输入端;所述基准电压源的输出端Vref接比较器的“-”输入端;所述比较器的输出端Vo经一级反相器接或非门NOR的一个输入端;所述或非门NOR的另一输入端接高速上电检测电路的输出端VDET,输出端接延时模块的触发信号端R;所述延时模块为由多个D触发器构成的延时电路,其时钟输入端接时钟产生及关断电路的时钟信号输出端,一个输出端Q接输出驱动模块的输入端,另一输出端Q’接时钟产生及关断电路的关断信号PD端;所述输出驱动模块连接微处理器;所述分压电路用于产生与输入电压成一定比例的复位阈值电压;所述基准电压源用于产生与电源电压和温度无关的基准电压;所述比较器用于将分压后的电压与基准电压进行对比,当达到阈值电压后,输出高电平,经反相后与片内复位信号共同控制延时模块的使能端,进而产生具有一定时延的复位信号;所述高速上电检测电路用于产生具有抗干扰能力的电源监控电路的片内复位信号;所述时钟产生及关断电路用于产生延时单元的时钟信号,以及关断时钟产生电路;所述延时模块用于计时,计时时间由D触发器的个数n确定;在所述高速上电检测电路中,将紧随上电过程的两路具有相位延迟的信号进行与非运算后得到一定延时长度t1的高电平信号VDET;所述延时长度t1由第一电阻R1、第一电容C1和第二电容C2的值决定;所述高电平信号VDET与比较器的输出信号VO’做或非运算后得信号R传送给延时单元作为触发信号;所述信号R作为电源监控电路片内复位信号,以及用于避免在高速上电时比较器翻转不及时引起的复位失效问题;所述时钟产生及关断电路将输出的复位信号反相后作为控制信号PD传输给时钟关断控制电路,低电平有效;当复位结束时用于关断时钟产生电路;所述高速上电检测电路包括:电平检测模块、偏置模块、毛刺去干扰模块、第二反相器INV2、第三反相器INV3和与非门NAND;所述电平检测模块包括:第一电阻R1、第一电容C1、第一PMOS管PM1、第二PMOS管PM2和第一反相器INV1;所述第一电阻R1的一端接电源VCC,另一端接第一电容C1;所述第一电容C1的另一端接地GND;所述第一PMOS管PM1的源极接电源,漏极接第二PMOS管PM2的源极,第一PMOS管PM1和第二PMOS管PM2的栅极接到第一电阻R1和第一电容C1的公共端,第二PMOS管PM2的漏极接第二反相器INV2的输入端;所述偏置模块包括第一电流源Ibias1、第一NMOS管NM1和第二NMOS管NM2;所述第一电流源Ibias1一端接电源VCC,另一端接第一NMOS管NM1的漏极和栅极;所述第一NMOS管NM1的源极接地;所述第二NMOS管NM2的栅极接到第一NMOS管NM1的栅极,源极接地,漏极接第二反相器INV2的输入端;所述毛刺去干扰模块包括第二电流源Ibias2、第三PMOS管PM3、第四PMOS管PM4和第二电容C2;所述第二电流源Ibias2一端接地,另一端接第三PMOS管PM3的漏极;所述第三PMOS管PM3的漏极与栅极相接,源极接电源VCC;所述第四PMOS管PM4的栅极接第三PMOS管PM3的栅极,源极接电源VCC,漏极接第二电容C2的一端,并接到与非门NAND的一个输入端;所述第二电容C2的另一端接地;所述第二反相器INV2的输出端接第三反相器INV3的输入端,第三反相器INV3的输出端接与非门NAND的另一输入端;所述时钟产生及关断电路包括:时钟关断控制电路、第一比较器A1、第二比较器A2和输出控制电路;所述第一比较器A1的正向输入端接第五反相器INV5的输入端,并连接第六PMOS管PM6和第九PMOS管PM9的漏极,负向输入端接第五反相器INV5的输出端和第六反相器INV6的输入端,输出端接第二比较器A2的负向输入端V1;所述第二比较器A2的正向输入端接电阻R2和电容C3的公共端,电阻R2的另一端接电源,电容C3的另一端接地;所述第二比较器A2的负向输出端接第五PMOS管PM5的栅极,正向输出端接第六PMOS管PM6的栅极;所述第五PMOS管PM5和第六PMOS管PM6的源极接电源,第五PMOS管PM5的漏极接第八NMOS管NM8的漏极,第六PMOS管PM6的漏极接第九NMOS管NM9的漏极;第七NMOS管NM7的漏极与第八NMOS管NM8和第九NMOS管NM9的栅极连接,源极与第八NMOS管NM8和第九NMOS管NM9的源极连接并接地,栅极接时钟关断控制电路。

如需购买、转让、实施、许可或投资类似专利技术,可联系本专利的申请人或专利权人福建江夏学院,其通讯地址为:350108 福建省福州市闽侯县福州地区大学新校区溪源宫路2号;或者联系龙图腾网官方客服,联系龙图腾网可拨打电话0551-65771310或微信搜索“龙图腾网”。

免责声明
1、本报告根据公开、合法渠道获得相关数据和信息,力求客观、公正,但并不保证数据的最终完整性和准确性。
2、报告中的分析和结论仅反映本公司于发布本报告当日的职业理解,仅供参考使用,不能作为本公司承担任何法律责任的依据或者凭证。