首页 专利交易 科技果 科技人才 科技服务 国际服务 商标交易 会员权益 IP管家助手 需求市场 关于龙图腾
 /  免费注册
到顶部 到底部
清空 搜索

基于改进FxLMS算法的智能主动降噪仪及其工作方法 

买专利卖专利找龙图腾,真高效! 查专利查商标用IPTOP,全免费!专利年费监控用IP管家,真方便!

申请/专利权人:重庆邮电大学

摘要:本发明请求保护一种基于改进FxLMS算法的智能主动降噪仪及其工作方法,所述智能主动降噪仪由改进FxLMS算法、自主设计的RISC‑V架构降噪内核、高效率电源、AGC自增益控制电路和高功率音频信号放大电路组成。通过改进的FxLMS算法和RISC‑V架构降噪内核,使系统拥有优秀的突变噪声降噪能力;高功率电源,最大程度的降低电源输出受温度和时间变化带来的影响;AGC自动增益控制模块,降低输出反相音频声波频啸叫可能性,信号再经过自主设计的音频放大电路,实现输出反相音频声波低失真效果。该基于改进FxLMS算法的智能主动降噪仪,拥有降噪效果好和降噪频率广的优点。

主权项:1.一种基于改进FxLMS算法的智能主动降噪仪,其特征在于,包括:FPGA模块、RISC-V架构降噪内核、ADC采样电路、DAC输出电路、AGC自增益放大电路、高功率电源、音频放大器、前置处理电路、误差麦克风,其中,所述高功率电源分别与RISC-V架构降噪内核、ADC采样电路、DAC输出电路、AGC自增益放大电路、音频放大器、前置处理电路、误差麦克风相连接并供电,所述ADC采样电路分别与前置处理电路、RISC-V架构降噪内核相连接,前置处理电路还与误差麦克风相连接,DAC输出电路还分别与RISC-V架构降噪内核、AGC自增益放大电路相连接,AGC自增益放大电路与音频放大器相连接,所述FPGA模块用于改进FxLMS算法的硬件实现,RISC-V架构降噪内核用于优化FPGA运算速度,ADC采样电路用于FPGA读取前置电路输出音频信号幅值,DAC输出电路用于输出FPGA经过运算的反向音频信号,AGC自增益控制电路用于防止电路产生啸叫的可能性,音频放大器用于将信号放大并通过扩音器输出,前置处理电路用于噪声的滤波放大处理,误差麦克风用于采集噪声信号。

全文数据:

权利要求:

百度查询: 重庆邮电大学 基于改进FxLMS算法的智能主动降噪仪及其工作方法

免责声明
1、本报告根据公开、合法渠道获得相关数据和信息,力求客观、公正,但并不保证数据的最终完整性和准确性。
2、报告中的分析和结论仅反映本公司于发布本报告当日的职业理解,仅供参考使用,不能作为本公司承担任何法律责任的依据或者凭证。