首页 专利交易 科技果 科技人才 科技服务 商标交易 会员权益 IP管家助手 需求市场 关于龙图腾
 /  免费注册
到顶部 到底部
清空 搜索

【发明公布】基于CPU+FPGA架构的多状态实时临空信道模拟器_北京航空航天大学_202311361297.X 

申请/专利权人:北京航空航天大学

申请日:2023-10-19

公开(公告)日:2024-06-21

公开(公告)号:CN118233030A

主分类号:H04B17/391

分类号:H04B17/391

优先权:

专利状态码:在审-公开

法律状态:2024.06.21#公开

摘要:本发明公开了基于CPU+FPGA架构的多状态实时临空信道模拟器,属于临近空间通信领域;所述模拟器包括临空信道模拟器客户端、信道参数计算机和信道生成机;客户端包括用户交互模块、数据组帧模块、数据发送模块;信道参数计算机包括客户端数据接收模块、信道初始化模块、参数更新模块、控制模块、PSPL通信模块;信道生成机包括PSPL通信模块、控制模块、更新请求发起模块、数据处理模块和信道衰落模块。客户端和信道参数计算机通过无线网络传输数据,信道参数计算机和信道生成机通过高速接口PCIe连接,实现客户端控制信号和参数的逐级传递,三层架构的级联控制。本发明通过不同气象条件下的多状态临空信道仿真,实现对高动态载体的实时跟踪。

主权项:1.基于CPU+FPGA架构的多状态实时临空信道模拟器,其特征在于,按照功能与实现方式分为三层架构:分别为临空信道模拟器客户端、信道参数计算机和信道生成机;临空信道模拟器客户端和信道参数计算机通过无线网络传输数据,临空信道模拟器客户端将控制信号和界面设置参数通过Socket接口发送至信道参数计算机;信道参数计算机和信道生成机通过高速接口PCIe连接,信道参数计算机和信道生成机的控制信号利用AXI4-Lite端口双向传递,信道参数利用AXI4-Full批量、单向传输;通过上述通信方式,实现临空模拟器客户端控制信号和参数的逐级传递,实现三层架构的级联控制。

全文数据:

权利要求:

百度查询: 北京航空航天大学 基于CPU+FPGA架构的多状态实时临空信道模拟器

免责声明
1、本报告根据公开、合法渠道获得相关数据和信息,力求客观、公正,但并不保证数据的最终完整性和准确性。
2、报告中的分析和结论仅反映本公司于发布本报告当日的职业理解,仅供参考使用,不能作为本公司承担任何法律责任的依据或者凭证。