Document
拖动滑块完成拼图
首页 专利交易 科技果 科技人才 科技服务 国际服务 商标交易 会员权益 IP管家助手 需求市场 关于龙图腾
 /  免费注册
到顶部 到底部
清空 搜索

基于UVM与FPGA验证平台的PCIe通道相位偏移验证方法及系统 

买专利卖专利找龙图腾,真高效! 查专利查商标用IPTOP,全免费!专利年费监控用IP管家,真方便!

申请/专利权人:中国人民解放军战略支援部队信息工程大学

摘要:本发明涉及计算机扩展总线验证技术领域,特别涉及一种基于UVM与FPGA验证平台的PCIe通道相位偏移验证方法及系统,基于UVM搭建测试环境,在测试环境建立验证IP与被测设计之间的连接关系,并利用测试用例对被测设计PCIe通道间相位偏移量进行测试验证,以锁定PCIe通道的相位偏移量及相位偏移量容纳范围;基于FPGA可编程逻辑资源搭建硬件测试环境,在硬件测试环境中建立FPGA测试板卡与测试仪之间的对接关系,并利用测试仪测试并获取FPGA测试板卡对接建链现象,抓取物理层接收端信号,以分析物理层对被测设计的容错调节范围。本发明结合UVM与FPGA将通道差别容许测试纳入PCIe全系统的验证过程中,并与硬件配合测试,能够确保PCIe接收端数据传输的可靠性。

主权项:1.一种基于UVM与FPGA验证平台的PCIe通道相位偏移验证方法,其特征在于,包含:基于UVM搭建模拟PCIe协议全系统验证的测试环境,在测试环境建立验证IP与被测设计之间的连接关系,并利用测试用例对被测设计PCIe通道间相位偏移量进行测试验证,依据测试验证结果锁定PCIe通道的相位偏移量及相位偏移量容纳范围,所述PCIe协议全系统验证包括时序约束验证、端到端交换验证、中断流程验证及异常验证,所述被测设计为deskew电路;基于FPGA可编程逻辑资源搭建用于将被测设计进行硬件环境映射的硬件测试环境,在硬件测试环境中建立FPGA测试板卡与测试仪之间的对接关系,并利用测试仪测试并获取FPGA测试板卡对接建链现象,抓取物理层接收端信号并分析物理层对被测设计的容错调节范围,所述FPGA测试板卡依据被测设计参数进行板卡配置。

全文数据:

权利要求:

百度查询: 中国人民解放军战略支援部队信息工程大学 基于UVM与FPGA验证平台的PCIe通道相位偏移验证方法及系统

免责声明
1、本报告根据公开、合法渠道获得相关数据和信息,力求客观、公正,但并不保证数据的最终完整性和准确性。
2、报告中的分析和结论仅反映本公司于发布本报告当日的职业理解,仅供参考使用,不能作为本公司承担任何法律责任的依据或者凭证。