申请/专利权人:广东匠芯创科技有限公司
申请日:2024-05-27
公开(公告)日:2024-06-25
公开(公告)号:CN118245406A
主分类号:G06F13/16
分类号:G06F13/16;G06F12/02;G06F13/42
优先权:
专利状态码:在审-公开
法律状态:2024.06.25#公开
摘要:本发明公开了一种数据访问方法和系统、PSRAM控制器、存储介质,涉及PSRAM技术领域。数据访问方法包括:获取由AXI总线发送过来的多个请求,得到由多个请求构成的命令队列;地址连续判断模块对命令队列的每个请求的起始地址和突发长度进行判断,确定能够互相合并的请求;将能够互相合并的请求进行合并,使命令队列的所有请求分为若干个合并请求;地址连续判断模块将每个合并请求发送给突发传输整合模块,突发传输整合模块根据合并请求对PSRAM进行访问,获得访问结果。根据本发明实施例的数据访问方法,能够提升PSRAM控制器的数据转换效率,提高带宽能力。
主权项:1.一种数据访问方法,其特征在于,应用于PSRAM控制器,所述PSRAM控制器包括地址连续判断模块和突发传输整合模块,所述数据访问方法包括以下步骤:获取由AXI总线发送过来的多个请求,得到由多个所述请求构成的命令队列;获取所述命令队列的每个所述请求的起始地址和突发长度;从第二个所述请求开始遍历所有所述请求,当当前的所述请求的起始地址等于上一个所述请求的起始地址加突发长度时,当前的所述请求能够与上一个所述请求进行合并;将能够互相合并的所述请求进行合并,使所述命令队列的所有所述请求分为若干个合并请求,每个所述合并请求包括一个或多个合并后的所述请求,且每个所述合并请求的突发长度不大于PSRAM能支持的突发长度;所述地址连续判断模块将每个所述合并请求发送给所述突发传输整合模块,所述突发传输整合模块根据所述合并请求对PSRAM进行访问,获得访问结果。
全文数据:
权利要求:
百度查询: 广东匠芯创科技有限公司 数据访问方法和系统、PSRAM控制器、存储介质
免责声明
1、本报告根据公开、合法渠道获得相关数据和信息,力求客观、公正,但并不保证数据的最终完整性和准确性。
2、报告中的分析和结论仅反映本公司于发布本报告当日的职业理解,仅供参考使用,不能作为本公司承担任何法律责任的依据或者凭证。