首页 专利交易 科技果 科技人才 科技服务 商标交易 会员权益 IP管家助手 需求市场 关于龙图腾
 /  免费注册
到顶部 到底部
清空 搜索

一种用于Pipeline ADC的数字后台校准系统 

申请/专利权人:重庆邮电大学;中国电子科技集团公司第二十四研究所

申请日:2023-01-17

公开(公告)日:2023-05-02

公开(公告)号:CN116054829A

主分类号:H03M1/10

分类号:H03M1/10

优先权:

专利状态码:在审-实质审查的生效

法律状态:2023.05.19#实质审查的生效;2023.05.02#公开

摘要:本发明请求保护一种用于PipelineADC的数字后台校准系统,包括降频器、待校准ADC、低速高精度ADC、LMS自适应滤波器和减法器;能解决流水线ADC因级间增益误差导致系统精度下降的问题。在原有的算法模型中引入反双曲正切函数,构建步长和误差信号之间的非线性函数关系式,共同约束步长取值,使得当前的步长值跟当前误差与前一次误差比值的平方相关,提高算法的收敛速度。同时结合步长归一化处理,增大步长的选择范围,稳定程度更高。用低速高精度ADC为基准,与待校准ADC并联,并将两者的数字输出的差值送到LMS自适应自适应滤波器中进行处理,使得待校准ADC的输出不断逼近低速高精度ADC输出,且原ADC的转换过程不受影响,达到数字校准的目的。

主权项:1.一种用于PipelineADC的数字后台校准系统,其特征在于,包括:第一变频单元1、待校准ADC2、低速高精度ADC3、LMS自适应滤波器4、第二变频单元6以及减法器5,第一变频单元1用于降低输入信号Vin的频率,使降频后的模拟输入信号进行模数转换,输出的数字信号作为ADC校准的参考信号;所述低速高精度ADC3与第一变频单元1相连接,所述待校准ADC2与LMS自适应滤波器相连4,所述LMS自适应滤波器4分别与第二变频单元6及减法器5相连;待校准ADC2对模拟输入信号Vin进行模数转换,并将转换后的数字输出Dn作为LMS自适应滤波器4的输入信号,所述低速高精度ADC3对经过第一变频单元1降频后的模拟输入信号进行模数转换,模数转换输出的数字信号作为ADC校准的参考信号Drefn;待校准ADC2对模拟信号采样量化后输出数据输入到LMS自适应滤波器4中,得到初始值后,经过第二变频单元6降频后输入到减法器5中;而另一边低速高精度ADC3对模拟信号同样进行采样量化得到输出Drefn,之后经过减法器5得到误差信号en,并将误差反馈到LMS自适应滤波器4用于抽头权系数的更新;这样一个反复的过程使待校准ADC2的输出逐渐逼近高精度ADC3的输出,最终完成流水线ADC的校准。

全文数据:

权利要求:

百度查询: 重庆邮电大学;中国电子科技集团公司第二十四研究所 一种用于Pipeline ADC的数字后台校准系统

免责声明
1、本报告根据公开、合法渠道获得相关数据和信息,力求客观、公正,但并不保证数据的最终完整性和准确性。
2、报告中的分析和结论仅反映本公司于发布本报告当日的职业理解,仅供参考使用,不能作为本公司承担任何法律责任的依据或者凭证。