首页 专利交易 科技果 科技人才 科技服务 商标交易 会员权益 IP管家助手 需求市场 关于龙图腾
 /  免费注册
到顶部 到底部
清空 搜索

【发明公布】一种低功耗eFlash的读取加速系统_中国科学院微电子研究所_202310601810.1 

申请/专利权人:中国科学院微电子研究所

申请日:2023-05-25

公开(公告)日:2023-08-22

公开(公告)号:CN116627335A

主分类号:G06F3/06

分类号:G06F3/06

优先权:

专利状态码:在审-实质审查的生效

法律状态:2023.09.08#实质审查的生效;2023.08.22#公开

摘要:本发明涉及一种低功耗eFlash的读取加速系统,属于存储器控制领域,解决了现有技术中预取寄存器中数据命中率低,预取操作加速效果差,会引入额外功耗的问题。该系统包括:AHB总线接口模块,用于接收请求地址并发送至预取控制模块和cache模块;预取控制模块,包括buffer模块,buffer模块和cache模块同时根据请求地址判断是否有相匹配的指令;当buffer模块和cache模块中的指令均与请求地址不匹配,AHB总线接口模块向预取控制模块发送指令缺失信号,预取控制模块输出更新后的预取行数,并根据预取行数从eFlash存储器获取指令,将请求地址对应的指令发送至CPU并存入Cache模块,同时将请求地址后的预取行数的指令存入buffer模块。实现了预取加速,能动态调整预取长度,降低功耗。

主权项:1.一种低功耗eFlash的读取加速系统,其特征在于,该加速系统包括:AHB总线接口模块、预取控制模块、cache模块和eFlash存储器;所述AHB总线接口模块,用于接收外部CPU的请求地址并发送至预取控制模块和cache模块;所述预取控制模块,包括buffer模块,buffer模块和cache模块根据请求地址判断各自存储的指令中是否有与请求地址相匹配的指令,若有,则将该指令通过AHB总线接口模块传送至CPU;当buffer模块和cache模块中的指令均与请求地址不匹配,AHB总线接口模块向预取控制模块发送指令缺失信号,预取控制模块根据请求地址和buffer模块中指令对应的地址输出更新后的预取行数,并根据预取行数从eFlash存储器获取请求地址及其后的预取行数的指令,并将请求地址对应的指令通过AHB接口模块发送至CPU,并存储在Cache模块中,同时将请求地址后的预取行数的指令存储至buffer模块。

全文数据:

权利要求:

百度查询: 中国科学院微电子研究所 一种低功耗eFlash的读取加速系统

免责声明
1、本报告根据公开、合法渠道获得相关数据和信息,力求客观、公正,但并不保证数据的最终完整性和准确性。
2、报告中的分析和结论仅反映本公司于发布本报告当日的职业理解,仅供参考使用,不能作为本公司承担任何法律责任的依据或者凭证。