申请/专利权人:台湾积体电路制造股份有限公司
申请日:2021-04-09
公开(公告)日:2024-06-25
公开(公告)号:CN113675185B
主分类号:H01L27/02
分类号:H01L27/02
优先权:["20200730 US 16/943,882"]
专利状态码:有效-授权
法律状态:2024.06.25#授权;2021.12.07#实质审查的生效;2021.11.19#公开
摘要:集成电路包括输入输出IO焊盘、静电放电ESD初级电路和偏置电压发生器。静电放电初级电路包括第一晶体管。第一晶体管的第一端子耦合到IO焊盘。偏置电压发生器配置为向第一晶体管的栅极端子提供栅极偏置信号。响应于在IO焊盘上发生ESD事件,偏置电压发生器提供处于第一电压电平的栅极偏置信号。偏置电压发生器响应于在IO焊盘上没有发生ESD事件而提供处于第二电压电平的栅极偏置信号。第一电压电平低于第二电压电平。本发明的实施例还涉及静电放电保护的方法。
主权项:1.一种集成电路,包括:输入输出焊盘;静电放电初级电路,包括第一晶体管,其中,所述第一晶体管的第一端子耦合到所述输入输出焊盘;以及偏置电压发生器,配置为向所述第一晶体管的栅极端子提供栅极偏置信号,其中,所述偏置电压发生器响应于在所述输入输出焊盘上发生静电放电事件而提供处于第一电压电平的所述栅极偏置信号以减小所述静电放电初级电路的阈值电压,并且所述偏置电压发生器响应于在所述输入输出焊盘上没有发生所述静电放电事件而提供处于第二电压电平的所述栅极偏置信号,所述第一电压电平低于所述第二电压电平。
全文数据:
权利要求:
百度查询: 台湾积体电路制造股份有限公司 集成电路以及静电放电保护的方法
免责声明
1、本报告根据公开、合法渠道获得相关数据和信息,力求客观、公正,但并不保证数据的最终完整性和准确性。
2、报告中的分析和结论仅反映本公司于发布本报告当日的职业理解,仅供参考使用,不能作为本公司承担任何法律责任的依据或者凭证。