首页 专利交易 科技果 科技人才 科技服务 商标交易 会员权益 IP管家助手 需求市场 关于龙图腾
 /  免费注册
到顶部 到底部
清空 搜索

【发明授权】超导集成电路的布局方法_中国科学院上海微系统与信息技术研究所_202010345034.X 

申请/专利权人:中国科学院上海微系统与信息技术研究所

申请日:2020-04-27

公开(公告)日:2024-06-14

公开(公告)号:CN113642280B

主分类号:G06F30/392

分类号:G06F30/392;G06F30/3953;G06F30/398

优先权:

专利状态码:有效-授权

法律状态:2024.06.14#授权;2021.11.30#实质审查的生效;2021.11.12#公开

摘要:本发明提供一种超导集成电路的布局方法,包括:基于标准单元库建立以器件管脚为数据主体的数据库,数据库包括时序及物理信息;基于数据库进行静态时序分析,得到每个管脚的时序信息;基于各管脚的时序信息及器件的逻辑深度确定各管脚的优先级,对优先级高的管脚进行直连,以构造初始布局结果;基于初始布局结果利用最小通道密度算法检查可布线性,若存在不可布线的通道,将挡住布线的器件移开,留出足够的布线空间后走线;否则直接走线。本发明的超导集成电路的布局方法实现了基于版图的静态时序分析算法,继而利用时序分析结果,考虑电路本身多种物理属性,完成自动布局,节省设计面积,同时布局结果无需额外走线资源。

主权项:1.一种超导集成电路的布局方法,其特征在于,所述超导集成电路的布局方法至少包括:1基于标准单元库建立以器件管脚为数据主体的数据库,所述数据库包括时序及物理信息;2基于所述数据库进行静态时序分析,得到每个管脚的时序信息;其中,静态分析包括基于电路的连接情况计算每条时序路径的时序裕量,以此得到各管脚的时序信息;3基于各管脚的时序信息及器件的逻辑深度确定各管脚的优先级,对优先级高的管脚进行直连,以构造初始布局结果;其中,管脚的时序裕量越小,对应管脚的优先级越高;器件的逻辑深度越深,对应管脚的优先级越高;4基于所述初始布局结果利用最小通道密度算法检查可布线性,若存在不可布线的通道,将挡住布线的器件移开,留出足够的布线空间;否则直接执行下一步;其中,所述最小通道密度算法包括:将整个芯片所有布线通道划分为单元阵列,按照布局情况预估所有可能走线保证预估布线经过的所有通道,其布线密度之和最小,从而保证可布线性;5利用布线空间进行预估走线。

全文数据:

权利要求:

百度查询: 中国科学院上海微系统与信息技术研究所 超导集成电路的布局方法

免责声明
1、本报告根据公开、合法渠道获得相关数据和信息,力求客观、公正,但并不保证数据的最终完整性和准确性。
2、报告中的分析和结论仅反映本公司于发布本报告当日的职业理解,仅供参考使用,不能作为本公司承担任何法律责任的依据或者凭证。