首页 专利交易 科技果 科技人才 科技服务 商标交易 会员权益 IP管家助手 需求市场 关于龙图腾
 /  免费注册
到顶部 到底部
清空 搜索

【实用新型】一种基于LVDS隔离保护芯片通信的误码测试装置_中国电子科技集团公司第五十八研究所_202322752551.0 

申请/专利权人:中国电子科技集团公司第五十八研究所

申请日:2023-10-13

公开(公告)日:2024-05-28

公开(公告)号:CN221042912U

主分类号:H04L43/0823

分类号:H04L43/0823;H04L12/40

优先权:

专利状态码:有效-授权

法律状态:2024.05.28#授权

摘要:本实用新型涉及一种基于LVDS隔离保护芯片通信的误码测试装置,所述误码测试装置基于LVDS隔离保护芯片,实现对数据进行串、并转换,发送、接收、误码个数统计,包括上位机、下位机,其中下位机包括FPGA系统、待测LVDS隔离保护芯片,上位机通过串口RX、串口TX与FPGA系统的通信串口控制模块之间通讯相连。本新型的误码测试装置,上位机作为人机交互的控制端,下发不同速率以及启动和停止指令,待测的LVDS隔离保护芯片通过接收端RX和发送端TX连接FPGA系统,接收FPGA发送过来的差分数据,再将差分数据发送至FPGA运算模块进行统计,最终在上位机上显示接收总比特数、接收误码比特数及误码率。

主权项:1.一种基于LVDS隔离保护芯片通信的误码测试装置,所述误码测试装置基于LVDS隔离保护芯片,实现对数据进行串、并转换,发送、接收、误码个数统计,其特征在于,包括上位机、下位机,其中下位机包括FPGA系统、待测LVDS隔离保护芯片,上位机通过串口RX、串口TX与FPGA系统的通信串口控制模块之间通讯相连;同时FPGA系统内设有通信串口控制模块、伪随机生成模块、时钟生成模块、伪随机误码运算模块,其中的时钟生成模块所需时钟频率控制的信息是通过上位机的串口RX下发,将生成的生成时钟信号提供给伪随机生成模块、伪随机误码运算模块;且伪随机生成模块、伪随机误码运算模块与待测LVDS隔离保护芯片之间进行差分通信。

全文数据:

权利要求:

百度查询: 中国电子科技集团公司第五十八研究所 一种基于LVDS隔离保护芯片通信的误码测试装置

免责声明
1、本报告根据公开、合法渠道获得相关数据和信息,力求客观、公正,但并不保证数据的最终完整性和准确性。
2、报告中的分析和结论仅反映本公司于发布本报告当日的职业理解,仅供参考使用,不能作为本公司承担任何法律责任的依据或者凭证。